看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于FPGA的引信感应装定RS编码器设计 收藏
基于FPGA的引信感应装定RS编码器设计

基于FPGA的引信感应装定RS编码器设计

作     者:张欣伟 王鹏 Zhang Xinwei;Wang Peng

作者机构:西安工业大学电子信息工程学院西安710021 

出 版 物:《国外电子测量技术》 (Foreign Electronic Measurement Technology)

年 卷 期:2019年第38卷第1期

页      码:112-115页

摘      要:针对传统引信感应装定系统中未能进行差错控制编码而在接收端出现码元传输错误不能进行纠错的问题,基于FPGA设计了一套应用于引信装定系统的高速RS(15,9)编码器。RS码是线性分组码中一种典型的纠错码,既能纠正随机错误又能纠正突发错误,在现代通信领域中越来越受到重视。介绍了RS编码器的设计方法,优化了其中乘法器的设计,并利用Verilog语言在QuartusII 12.1上实现了功能仿真,仿真结果与理论分析一致。利用Altium Designer设计了FPGA最小系统电路,实现了程序与硬件的联调,完成了RS编码器的设计。

主 题 词:FPGA RS编码 引信装定 

学科分类:080902[080902] 07[理学] 0809[工学-计算机类] 08[工学] 070104[070104] 081101[081101] 0701[理学-数学类] 0811[工学-水利类] 

D O I:10.19652/j.cnki.femt.1801109

馆 藏 号:203458411...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分