看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于FPGA的多通道FIFO存储控制器的设计与实现 收藏
基于FPGA的多通道FIFO存储控制器的设计与实现

基于FPGA的多通道FIFO存储控制器的设计与实现

作     者:吕达 张加宏 李敏 冒晓莉 杨天民 谢丽君 Lü Da;ZHANG Jiahong;LI Min;MAO Xiaoli;YANG Tianmin;XIE Lijun

作者机构:南京信息工程大学电子与信息工程学院江苏南京210044 南京信息工程大学江苏省大气环境与装备技术协同创新中心江苏南京210044 南京信息工程大学江苏省气象探测与信息处理重点实验室江苏南京210044 

基  金:国家自然科学基金项目(61306138) 国家自然科学基金项目(41605120) 江苏省气象探测与信息处理重点实验室/江苏省气象传感网技术工程中心联合开放基金课题(KDXS1407 KDXS1504) 江苏高校品牌专业建设工程资助项目(TAPP)~~ 

出 版 物:《现代电子技术》 (Modern Electronics Technique)

年 卷 期:2019年第42卷第4期

页      码:1-4,9页

摘      要:为了解决多个功能模块同时访问同一存储器单元而出现冲突问题,设计了带FIFO的多通道存储控制器。首先给出其工作原理以及系统架构设计,然后采用有限状态机和Verilog HDL语言设计各模块,并在ModelSim上完成前仿真和后仿真,最后在Xilinx FPGA平台上完成下板功能验证。实践表明该存储控制器在保证访问不冲突的前提下最大化了存储器访问效率,提供了简单易用的用户接口,且可根据具体应用自由定义通道数和各通道轮询时间等参数,从而实现了最高资源利用效率。

主 题 词:FIFO 有限状态机 Verilog HDL ModelSim FPGA 存储控制器 轮询时间 资源利用率 

学科分类:0810[工学-土木类] 08[工学] 081001[081001] 081201[081201] 0812[工学-测绘类] 

D O I:10.16652/j.issn.1004-373x.2019.04.001

馆 藏 号:203458770...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分