看过本文的还看了

相关文献

该作者的其他文献

文献详情 >嵌入式存储器容错方案可靠性评估 收藏
嵌入式存储器容错方案可靠性评估

嵌入式存储器容错方案可靠性评估

作     者:支天 杨海钢 蔡刚 秋小强 ZHI Tian;YANG Haigang;CAI Gang;QIU Xiaoqiang

作者机构:中国科学院电子学研究所北京100190 中国科学院大学北京100190 

基  金:国家自然科学基金资助项目(61204045 61271149) 中国科学院 国家外国专家局创新团队国际合作伙伴计划资助课题(2013ZX03006004) 

出 版 物:《微电子学》 (Microelectronics)

年 卷 期:2015年第45卷第2期

页      码:275-280页

摘      要:随着工艺节点的不断降低,存储器的软错误率呈指数趋势上升,容错技术已成为存储器设计中的重要环节。依据美国NASA Rosetta实验数据,对错误检纠错码(EDAC:Error Detection and Correction)和不同的在线刷新模式组成的多种容错方案进行可靠性建模与量化评估,提出了不同工艺节点下嵌入式存储器容错技术选择的判据方法。在地面单粒子模拟实验中进行验证,结果表明,该方法预测的失效率评估结果与实验测试结果的平均偏差约为10.3%。

主 题 词:可靠性评估 容错技术 嵌入式存储器 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 

D O I:10.13911/j.cnki.1004-3365.2015.02.031

馆 藏 号:203464649...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分