看过本文的还看了

相关文献

该作者的其他文献

文献详情 >多位数字delta-sigma调制器的设计 收藏
多位数字delta-sigma调制器的设计

多位数字delta-sigma调制器的设计

作     者:杨文荣 程媛媛 Yang Wenrong;Cheng Yuanyuan

作者机构:上海大学微电子研究与开发中心上海200072 

基  金:上海市科委国际合作发展基金(055207041)资助项目 

出 版 物:《电子测量技术》 (Electronic Measurement Technology)

年 卷 期:2007年第30卷第5期

页      码:11-13页

摘      要:本文介绍了一个高信噪比的、用在24位44.1kHz采样率的音频数/模转换器(DAC)中的4阶15级量化的delta-sigma调制器(DSM)。在设计中,为了减少量化噪声,选用了奇数个量化等级;为了提高动态范围(DR),在设计噪声传输函数(NTF)时对零点进行优化,通过这些方法降低量化噪声和时钟抖动的影响。这个DSM的峰值信噪比(SNR)可以达到130dB以上,满足0.35μmCMOS工艺设计的音频DAC的系统要求。本文给出了这个DSM的MATLAB仿真模型及仿真结果,并在此基础上给出了电路实现结构。

主 题 词:delta-sigma调制器 数模转换器 量化 过采样 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 

D O I:10.3969/j.issn.1002-7300.2007.05.004

馆 藏 号:203470973...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分