看过本文的还看了

相关文献

该作者的其他文献

文献详情 >弱对偶基下比特并行RS编码器的设计 收藏
弱对偶基下比特并行RS编码器的设计

弱对偶基下比特并行RS编码器的设计

作     者:曾晓洋 魏仲慧 郝志航 

作者机构:中国科学院长春光学精密机械与物理研究所吉林长春130022 

基  金:国家"8 63"高技术项目基金 

出 版 物:《光电工程》 (Opto-Electronic Engineering)

年 卷 期:2001年第28卷第3期

页      码:65-69页

摘      要:讨论了高速 RS码编码器的设计问题。研究了有限域元素在弱对偶基 ( WDB)下的表示 ,基于弱对偶基下的最优弱对偶基的计算方法 ,给出了有限域比特并行乘法器的设计过程 ,并且利用这样的乘法器构成了广泛应用的 RS( 2 55,2 2 3)码的编码器。 RS( 2 55,2 2 3)码的编码器的复杂度定量的分析结果表明 :弱对偶基下比特并行乘法器设计复杂度降低 ,便于 VLSI实现。编码器的数据吞吐率可达较高值 。

主 题 词:RS编码器 弱对偶基 比特并行 

学科分类:080902[080902] 0809[工学-计算机类] 08[工学] 

核心收录:

D O I:10.3969/j.issn.1003-501X.2001.03.018

馆 藏 号:203474046...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分