看过本文的还看了

相关文献

该作者的其他文献

文献详情 >一种低功耗指令Cache的设计与实现 收藏
一种低功耗指令Cache的设计与实现

一种低功耗指令Cache的设计与实现

作     者:郑新建 田泽 张骏 ZHENG Xin-jian;TIAN Ze;ZHANG Jun

作者机构:中国航空计算技术研究所陕西西安710068 

出 版 物:《微电子学与计算机》 (Microelectronics & Computer)

年 卷 期:2015年第32卷第7期

页      码:25-28页

摘      要:指令Cache的功耗主要源于Cache对数据存储器和标志存储器的访问.结合处理器的分支预测技术,利用处理器顺序执行指令时,对Cache标志存储器的空闲时间进行标志存储器预访问,能够在不降低Cache性能的同时,减少标志存储器和数据存储器的访问,降低Cache的功率消耗.提出了一种低功耗指令Cache的设计方法——BPPA,结合了处理器分支预测技术与Cache预防问技术来降低指令Cache的功耗.实现结果表明,与未使用BPPA技术的指令Cache相比,针对不同典型应用可以减少指令Cache功耗平均30%左右.

主 题 词:Cache 低功耗 分支预测 标志预访问 

学科分类:08[工学] 081201[081201] 0812[工学-测绘类] 

D O I:10.19304/j.cnki.issn1000-7180.2015.07.006

馆 藏 号:203474581...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分