看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于FPGA阵列的超大规模SoC验证平台 收藏
基于FPGA阵列的超大规模SoC验证平台

基于FPGA阵列的超大规模SoC验证平台

作     者:凌翔 胡剑浩 王剑 LING Xiang;HU Jian-hao;WANG Jian

作者机构:电子科技大学通信抗干扰技术国防重点实验室四川成都610054 

出 版 物:《系统仿真学报》 (Journal of System Simulation)

年 卷 期:2007年第19卷第9期

页      码:1967-1970页

摘      要:介绍了超大规模片上系统(SoC)验证平台的设计与实现。该验证平台采用多片现场可编程逻辑门阵列(FPGA)构成超大规模FPGA阵列,针对SoC的典型特点设计了平台拓扑结构和组成单元。该验证平台仿真规模大、互连资源丰富、工作频率高、扩展灵活。应用实例表明该平台具有良好的实用价值。

主 题 词:片上系统 验证平台 仿真 现场可编程逻辑门阵列 原型验证 软硬件协同仿真 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 

核心收录:

D O I:10.3969/j.issn.1004-731X.2007.09.018

馆 藏 号:203486278...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分