看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于VHDL的高精度数字频率计的设计与实现 收藏
基于VHDL的高精度数字频率计的设计与实现

基于VHDL的高精度数字频率计的设计与实现

作     者:屈宝鹏 张喜凤 李想 QU Bao-peng;ZHANG Xi-feng;LI Xiang

作者机构:陕西国防工业职业技术学院电子系陕西西安710300 

出 版 物:《现代电子技术》 (Modern Electronics Technique)

年 卷 期:2013年第36卷第18期

页      码:144-147页

摘      要:FPGA/CPLD在数字系统开发的应用日益广泛,影响到生产生活的方方面面。电子计数式频率计在各种电子测量领域应用广泛。为了降低频率计的量化误差,提高频率测量精度,在QuartusⅡ9.0开发环境下,用VHDL语言设计了一种能在1 Hz~100 MHz频率范围内使频率测量相对量化误差小于10-5的高精度数字频率计,仿真结果表明,所设计的数字频率计达到了设计精度要求,并能准确显示测量数值。最后,以CycloneⅡ系列EP2C20F484C7芯片为硬件环境,验证了各项设计功能的正确性。

主 题 词:VHDL 频率测量 量化误差 EP2C20F484C7 

学科分类:080902[080902] 0809[工学-计算机类] 08[工学] 

D O I:10.16652/j.issn.1004-373x.2013.18.008

馆 藏 号:203504420...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分