看过本文的还看了

相关文献

该作者的其他文献

文献详情 >高精度∑-△音频DAC省面积插值器的设计与ASIC实现 收藏
高精度∑-△音频DAC省面积插值器的设计与ASIC实现

高精度∑-△音频DAC省面积插值器的设计与ASIC实现

作     者:付洁 邹月娴 FU Jie;ZOU Yue-xian

作者机构:北京大学深圳研究生院集成微系统科学工程与应用重点实验室广东深圳508055 

出 版 物:《电声技术》 (Audio Engineering)

年 卷 期:2008年第32卷第7期

页      码:36-39页

摘      要:介绍了一种用于∑-△音频DAC中能有效节省面积的插值器设计与ASIC实现方法。阐述了插值器的基本原理及常用设计方法。针对单级多倍插值器电路硬件消耗较大的问题,提出了4级级联多倍插值器结构和串行计算的电路架构。采用Synopsys和Cadence公司的EDA工具进行了完整的硬件电路设计、仿真和版图设计。芯片留片采用VIS公司3.3V,0.35#m的CMOS工艺。

主 题 词:∑-△ 音频DAC 插值器 过采样 ASIC实现 

学科分类:0810[工学-土木类] 080902[080902] 0809[工学-计算机类] 08[工学] 081002[081002] 

D O I:10.3969/j.issn.1002-8684.2008.07.007

馆 藏 号:203517393...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分