看过本文的还看了

相关文献

该作者的其他文献

文献详情 >深亚微米并行CRC32编码芯片的设计和实现 收藏
深亚微米并行CRC32编码芯片的设计和实现

深亚微米并行CRC32编码芯片的设计和实现

作     者:郭宝增 吴鹏飞 GUO Baozeng;WU Pengfei

作者机构:河北大学电子信息工程学院河北保定071002 

基  金:河北省自然科学基金资助项目(F2009000226) 河北省教育厅科学研究计划项目(2008308) 

出 版 物:《河北大学学报(自然科学版)》 (Journal of Hebei University(Natural Science Edition))

年 卷 期:2014年第34卷第1期

页      码:89-93页

摘      要:在分析CRC编码算法的基础上,从传统的串行编码算法着手,推导出适合高速通信的并行算法,通过FPGA(现场可编程门阵列)验证确保算法代码的逻辑功能正确;采用中芯国际simc18(180nm工艺库)实现了并行CRC32编码芯片的设计.该设计具有编码速度快、占用资源少、低功耗、易于量产等优点.

主 题 词:CRC32 并行 FPGA Design Compiler Soc Encounter 

学科分类:08[工学] 081201[081201] 0812[工学-测绘类] 

D O I:10.3969/j.issn.1000-1565.2014.01.017

馆 藏 号:203519939...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分