看过本文的还看了

相关文献

该作者的其他文献

文献详情 >一款低噪声八相位锁相环设计 收藏
一款低噪声八相位锁相环设计

一款低噪声八相位锁相环设计

作     者:宋意良 袁珩洲 刘尧 梁斌 郭阳 SONG Yi-liang;YUAN Heng-zhou;LIU Yao;LIANG Bin;GUO Yang

作者机构:国防科学技术大学计算机学院湖南长沙410073 

基  金:重点建设经费--研究生创新计划(4345133235) 

出 版 物:《计算机工程与科学》 (Computer Engineering & Science)

年 卷 期:2016年第38卷第1期

页      码:28-32页

摘      要:基于宽频率范围数字系统的需求,在0.13μm工艺下设计了一款宽输出范围、低抖动八相位锁相环。首先通过数学建模优化环路带宽,在系统级减小环路噪声;在振荡器中引入了前馈传输管单元以提高振荡频率并降低振荡器相位噪声;最后利用具有伪静态结构的D触发器来降低鉴相器和分频器的功耗并提高其抗噪声能力。仿真结果表明,VCO输出频率在1.2 GHz时相位噪声为-95dBc/Hz@1MHz,FOM功耗为4.5PJ@2GHz。

主 题 词:电荷泵锁相环 环路带宽 低相位噪声 多相位 宽输出范围 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 

核心收录:

D O I:10.3969/j.issn.1007-130X.2016.01.004

馆 藏 号:203520863...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分