看过本文的还看了

相关文献

该作者的其他文献

文献详情 >一种宽温多协议时钟恢复电路的设计与实现 收藏
一种宽温多协议时钟恢复电路的设计与实现

一种宽温多协议时钟恢复电路的设计与实现

作     者:邵刚 田泽 刘颖 刘敏侠 王晋 SHAO Gang;TIAN Ze;LIU Ying;LIU Min-xia;WANG Jin

作者机构:中航工业西安航空计算技术研究所陕西西安710065 

基  金:"十二五"微电子预研(51308010601 51308010711) 总装预研基金(9140A08010712HK6101) 

出 版 物:《计算机技术与发展》 (Computer Technology and Development)

年 卷 期:2015年第25卷第5期

页      码:164-167页

摘      要:时钟恢复电路( CDR)是高速串行通讯中的重要模块,对通讯的稳定性和误码率有直接的影响,易受PVT影响。PCIE,RapidIO等高速串行通讯协议中又对CDR的性能指标分别有数据抖动特性及抖动容限的容忍范围等严格定义。由于单一协议和速率设计的CDR电路在电路应用、验证测试和集成的复杂度较大,多协议兼容是技术趋势。文中设计实现了一种多协议兼容的双环时钟恢复电路,采用集成自适应带宽的锁相环结构PI插相器,配合数字控制、相位插值的方式实现。经流片验证,在1~3.125 Gbps速率范围内抖动容限和频率偏移等指标均满足协议标准值要求,误码率小于1E-12,满足FC(FC-PI-4)、PCIE(1.1)和Rapid IO(1.3)的协议要求,工作温度范围为-55~125益。目前该电路已成功应用于PCIE、FC和RapidIO等多款SerDes中,并集成应用于多款高性能SoC芯片中。

主 题 词:时钟恢复电路 多协议 宽温 相位插值 

学科分类:08[工学] 0835[0835] 081202[081202] 0812[工学-测绘类] 

D O I:10.3969/j.issn.1673-629X.2015.05.039

馆 藏 号:203526809...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分