看过本文的还看了

相关文献

该作者的其他文献

文献详情 >一种用于数模混合电路的可测试性设计IP核 收藏
一种用于数模混合电路的可测试性设计IP核

一种用于数模混合电路的可测试性设计IP核

作     者:冯泽民 王晶晶 陈迟晓 许俊 任俊彦 FENG Zemin;WANG Jingjing;CHEN Chixiao;XU Jun;REN Junyan

作者机构:复旦大学专用集成电路与系统国家重点实验室上海201203 

基  金:国家科技重大专项(2012ZX03001020) 

出 版 物:《固体电子学研究与进展》 (Research & Progress of SSE)

年 卷 期:2014年第34卷第6期

页      码:550-554页

摘      要:介绍了一种用于数模混合电路的可测试性设计IP核。该IP核可作为辅助测试的模块嵌入到数模混合电路中,利用串口通信技术,由单片机(MCU)或FPGA向IP内部串行输入控制信号,完成对待测数模混合电路的数字校正和模拟校正或者输出待测电路中的部分静态电压节点,由此提高测试的成功率。电路采用TSMC 65nm工艺设计并流片,功耗为600μW,核心面积为110μm×80μm,适合数模混合电路的片上集成。

主 题 词:可测试性设计 数模混合电路 串口通信 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 

馆 藏 号:203556046...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分