看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于PC104总线和CPLD的测频模件设计 收藏
基于PC104总线和CPLD的测频模件设计

基于PC104总线和CPLD的测频模件设计

作     者:刘国华 何华锋 田鹏飞 王林 LIU Guohua;HE Huafeng;TIAN Pengfei;WANG Lin

作者机构:第二炮兵工程学院陕西西安710025 第二炮兵驻孝感地区军事代表室湖北孝感432100 

基  金:国家自然科学基金重点课题资助项目(60736026) 

出 版 物:《现代电子技术》 (Modern Electronics Technique)

年 卷 期:2010年第33卷第2期

页      码:86-89页

摘      要:根据某测试系统的需要,设计基于PC104总线和CPLD的高精度测频模件,采用多周期同步测频法实现对所测频段的等精度测量。设计了该测频模件的硬件电路,并给出用CPLD实现数字频率计的详细VHDL源代码。采用原理图的方式编写PC104总线的接口逻辑,并利用Max+PlusⅡ软件进行仿真。结果显示频率计及接口逻辑均可正确工作。实际应用表明,该测频模件具有精度高,可靠、稳定等优点。

主 题 词:PC104 CPLD 多周期同步测频 VHDL 

学科分类:081203[081203] 08[工学] 0835[0835] 081201[081201] 0812[工学-测绘类] 

D O I:10.16652/j.issn.1004-373x.2010.02.008

馆 藏 号:203564186...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分