看过本文的还看了

相关文献

该作者的其他文献

文献详情 >小型化铷原子钟高精度频率调节电路设计 收藏
小型化铷原子钟高精度频率调节电路设计

小型化铷原子钟高精度频率调节电路设计

作     者:余志辉 阎世栋 明刚 梅刚华 钟达 YU Zhi-hui;YAN Shi-dong;MING Gang;MEI Gang-hua;ZHONG Da

作者机构:中国科学院原子频标重点实验室中国科学院武汉物理与数学研究所湖北武汉430071 中国科学院大学北京100049 

基  金:国家重大科技专项资助项目 

出 版 物:《波谱学杂志》 (Chinese Journal of Magnetic Resonance)

年 卷 期:2019年第36卷第1期

页      码:103-112页

摘      要:在GPS驯服铷钟等相关应用领域中,小型化铷原子钟的频率调节精度是一项重要性能指标.该性能一般由铷钟整机系统中倍频综合器的数字锁相环(PLL)分辨率决定.目前作者所在的课题组研制了一款小型化高性能铷原子钟,具有良好的稳定度指标,但其频率调节无法满足高精度的需求.针对这一问题,本文对原小型化铷原子钟的倍频综合电路进行了分析研究和改进设计,基于一款高精度直接数字频率合成器(DDS)芯片设计了一种小数倍频综合电路,在保证小型化铷原子钟仍具有高稳定度指标的同时,实现了其高精度频率调节的功能.

主 题 词:小型化铷原子钟 倍频综合器 直接数字频率合成器(DDS) 频率调节精度 

学科分类:07[理学] 0809[工学-计算机类] 070205[070205] 08[工学] 0805[工学-能源动力学] 080502[080502] 0702[理学-物理学类] 

D O I:10.11938/cjmr20182644

馆 藏 号:203572377...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分