看过本文的还看了

相关文献

该作者的其他文献

文献详情 >高速MAC单元的设计 收藏
高速MAC单元的设计

高速MAC单元的设计

作     者:高厚新 朱光喜 屈代明 桂波 

作者机构:华中科技大学电信系湖北武汉430074 

出 版 物:《微电子技术》 (Microelectronic Technology)

年 卷 期:2003年第31卷第2期

页      码:25-29页

摘      要:本文介绍一个高性能的 17位乘 17位加 4 0位的乘加单元 (MAC)的设计 ,通过将被加数作为乘法器的一个部分积参与到部分积加法阵列中来完成整个乘加运算 ,大幅度地提高了MAC单元的性能 ,在乘法器的设计中采用了改进的Booth编码技术 ,并且通过添加特定的部分积来避免部分积的符号位扩展和部分积产生单元中的加法操作 ,缩短了乘法器中关键路径的长度 ,最后利用HDL对设计进行描述 。

主 题 词:MAC 乘法器 部分积 改进的Booth编码 硬件描述语言 综合 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 

馆 藏 号:203572980...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分