看过本文的还看了

相关文献

该作者的其他文献

文献详情 >CompactPCI板卡硬件设计与传输速率测试 收藏
CompactPCI板卡硬件设计与传输速率测试

CompactPCI板卡硬件设计与传输速率测试

作     者:张强 耿爱辉 曹立华 王挺锋 ZHANG Qiang;GENG Ai-hui;CAO Li-hua;WANG Ting-feng

作者机构:中国科学院长春光学精密机械与物理研究所吉林长春130033 

基  金:中国科学院知识创新工程会员域前沿资助项目 

出 版 物:《光学精密工程》 (Optics and Precision Engineering)

年 卷 期:2009年第17卷第8期

页      码:2047-2052页

摘      要:为寻找一种通用便捷的高速通讯卡设计方法,研究了CompactPCI总线特点、总线延时与通讯带宽的关系,提出了一种利用双端口RAM实现PCI总线与本地端总线这两种不同协议、不同工作频率总线隔离的硬件结构。利用该方法可简化硬件设计和驱动程序的编写,并将接口芯片与驱动程序封装成模块,有利于后续功能板卡的开发。同时,制作出实验板,验证了该方法的可行性,实际测量了各种通讯方式下的通讯速率,得到的最高传输速率为117.97MB/s。实验表明,利用此方案制作的通讯卡通讯速率可满足高速通讯要求,且方法简便易行。

主 题 词:通讯卡 CompactPCI 双端口RAM PCI局部总线 

学科分类:08[工学] 081201[081201] 0812[工学-测绘类] 

核心收录:

D O I:10.3321/j.issn:1004-924X.2009.08.040

馆 藏 号:203579468...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分