看过本文的还看了

相关文献

该作者的其他文献

文献详情 >14Gb/s高速串行接口发送端电路设计 收藏
14Gb/s高速串行接口发送端电路设计

14Gb/s高速串行接口发送端电路设计

作     者:宋奕霖 王自强 SONG Yilin;WANG Ziqiang

作者机构:清华大学北京100084 

基  金:国家科技重大专项"核高基"项目(2011ZX01034-002-002-001) 

出 版 物:《微电子学》 (Microelectronics)

年 卷 期:2015年第45卷第1期

页      码:26-31页

摘      要:介绍了一种采用SMIC 65nm CMOS LL工艺、工作在14Gb/s的高速串行接口发送端电路。该电路主要由多路复用器、时钟分布电路和连续时间线性均衡器组成。低速复用器由数字电路构成,节约了功耗;高速复用器采用电流型逻辑电路结构,提高了工作速度。线性均衡器具有较高工作频率和较低功耗,并能够提供适当的高频补偿。重点分析了数据和时钟信号之间的时序问题,并使用改进的时钟链路,保证电路在工艺、电源电压和温度变化时能正常工作。仿真中引入焊盘、键合线及PCB走线模型,模拟电路的实际工作情况。仿真结果显示,发送端电路能工作于14Gb/s;在1.2V电源电压下,功耗为80mW;当输出信号经过10cm的RLGC传输线后,50Ω负载上接收到的信号眼高为427mV,抖动为4ps。

主 题 词:串并转换接口 发送端 多路复用器 连续时间线性均衡器 真单相时钟 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 

D O I:10.13911/j.cnki.1004-3365.2015.01.007

馆 藏 号:203582058...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分