看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于FPGA的可重构智能仪器设计 收藏
基于FPGA的可重构智能仪器设计

基于FPGA的可重构智能仪器设计

作     者:王广昊 肖明清 高成金 WANG Guang-hao;XIAO Ming-qing;GAO Cheng-jin

作者机构:空军工程学院二系自动测试实验室西安710038 

基  金:基金申请人:肖明清 基金颁发部门:国防"十一五"武器装备预研基金委(项目名称不公开 编号不公开) 

出 版 物:《微计算机信息》 (Control & Automation)

年 卷 期:2009年第25卷第29期

页      码:159-161页

摘      要:传统测试仪器普遍存在生产出来后普通用户难以改变其相对固定的功能,无法满足多样性的测量。基于此本文开发了基于FPGA的可重构智能仪器,利用SOPC Builder软件在FPGA中嵌入了NiosII处理器系统,采用可重构的应用框架技术利用HAL系统库进行软件设计。解决了由于测试对象复杂、测试设备多、测试资源利用率低所造成的测试系统的生产、维修成本过高,资源浪费等问题。

主 题 词:可重构技术 智能仪器 SOPC FPGA Nios  

学科分类:08[工学] 080401[080401] 0804[工学-材料学] 081102[081102] 0811[工学-水利类] 

D O I:10.3969/j.issn.2095-6835.2009.29.067

馆 藏 号:203588353...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分