看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于FPGA的十进制浮点乘法器的设计与研究 收藏
基于FPGA的十进制浮点乘法器的设计与研究

基于FPGA的十进制浮点乘法器的设计与研究

作     者:唐佐侠 杨军 董寅 TANG Zuo-xia;YANG Jun;DONG Yin

作者机构:云南大学信息学院云南昆明650091 

基  金:云南省教育厅科学研究基金重点资助项目(09C0011) 

出 版 物:《云南大学学报(自然科学版)》 (Journal of Yunnan University(Natural Sciences Edition))

年 卷 期:2010年第32卷第5期

页      码:526-531页

摘      要:以IEEE-754r这个新的标准为基础给出了一个基于FPGA的十进制浮点乘法器模型.由于新标准的修订和十进制浮点乘法运算的应用广泛性,本模型设计在医疗和金融行业,以及图像处理技术方面具有一定的实际意义.模型采用新型BCD编码及Signed-Digitradix-4算法进行十进制浮点数分解运算.与二进制浮点运算相比,具有运算范围更宽、计算精度更高、应用范围更广等特点.

主 题 词:十进制浮点乘法器 Signed-Digitradix-4 余三码 BCD编码 DPD编码 

学科分类:08[工学] 081201[081201] 0812[工学-测绘类] 

核心收录:

馆 藏 号:203588777...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分