看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于FPGA的8B/10B编解码设计 收藏
基于FPGA的8B/10B编解码设计

基于FPGA的8B/10B编解码设计

作     者:陈锋 CHEN Feng

作者机构:中国兵器工业集团第214研究所江苏苏州215163 

出 版 物:《电子设计工程》 (Electronic Design Engineering)

年 卷 期:2010年第18卷第5期

页      码:152-154页

摘      要:为提高8B/10B编解码的工作速度和简化逻辑方法,提出一种基于FPGA的8B/10B编解码系统设计方案。与现有的8B/10B编解码方案相比,该方案是一种利用FPGA实现8B/10B编解码的模块方法,接收模块在收到外部发送的并行数据时,通过直接查找映射的方法转换成利于传输的串行信号。串行信号经串并行转换模块,将数据经10B/8B解码模块解码还原成原始数据。为了更好实现数据的传输,系统加入了极性偏差RD控制。结果表明,该8B/10B编解码系统设计方案传输数据稳定,满足设计要求。

主 题 词:串行数据传输 8B/10B编解码 极性偏差(RD) VHDL 

学科分类:080503[080503] 08[工学] 0805[工学-能源动力学] 0802[工学-机械学] 080201[080201] 

D O I:10.3969/j.issn.1674-6236.2010.05.050

馆 藏 号:203595064...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分