看过本文的还看了

相关文献

该作者的其他文献

文献详情 >控制器局域网位时序处理器的设计与实现 收藏
控制器局域网位时序处理器的设计与实现

控制器局域网位时序处理器的设计与实现

作     者:胡越黎 徐晓勇 HU Yue-li;XU Xiao-yong

作者机构:上海大学机电工程与自动化学院上海200072 

基  金:上海市科委集成电路设计专项资助项目(09706201300) 上海市信息化专项资助项目(090344) 上海市新能源汽车高新技术产业化基金资助项目(09625029) 

出 版 物:《上海大学学报(自然科学版)》 (Journal of Shanghai University:Natural Science Edition)

年 卷 期:2011年第17卷第1期

页      码:85-89页

摘      要:在控制器局域网(controller area network,CAN)总线通信中,位时序的处理关系到CAN能否正确地收发数据.基于总线标称位时间的周期结构及位同步的工作原理,提出CAN 2.0协议标称位时间的一种优化方法,即将传统的标称位时间由4个互不交叠的段简化成3个互不交叠的段,并在此基础上提出一种基于同步状态机的CAN总线位时序处理器的设计方法,提供可编程的时间段来补偿传播延迟时间和相位漂移,并对设计的电路进行仿真与验证.结果表明,相对于CAN协议规范标称位时间的4个互不交叠的段,减少了整个位时序处理过程使用的寄存器,简化了执行位同步的步骤,能更简便地处理CAN总线通信的位时序,实现了CAN总线协议中对位定时和位同步的控制,更好地优化了CAN网络的性能.

主 题 词:标称位时间 同步 位时序处理器 控制器局域网总线 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 

D O I:10.3969/j.issn.1007-2861.2011.01.014

馆 藏 号:203603392...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分