看过本文的还看了

相关文献

该作者的其他文献

文献详情 >全数字延时锁定环的研究进展 收藏
全数字延时锁定环的研究进展

全数字延时锁定环的研究进展

作     者:徐太龙 陈军宁 孟坚 徐超 柯导明 XU Tai-long;CHEN Jun-ning;MENG Jian;XU Chao;KE Dao-ming

作者机构:安徽大学电子信息工程学院安徽省集成电路设计实验室合肥230601 

基  金:安徽大学青年科学研究基金项目(KJQN1011)资助 安徽大学青年骨干教师培养项目(33010224)资助 安徽省高校优秀青年人才基金项目(2012SQRL013ZD)资助 国家自然科学基金项目(61076086)资助 国家科技重大专项项目(2009ZX01031-001-004)资助 

出 版 物:《小型微型计算机系统》 (Journal of Chinese Computer Systems)

年 卷 期:2013年第34卷第6期

页      码:1371-1374页

摘      要:全数字延时锁定环在现代超大规模系统芯片中具有极其重要的作用,被广泛地用于解决系统时钟的产生和分布问题,因此详细分析其研究进展具有一定的理论意义和实际应用价值.首先在分析延时锁定环工作原理的基础上,阐明了全数字延时锁定环相对于全模拟和混合信号延时锁定环具有的优点.其次详细阐述了全数字延时锁定环的发展过程、研究现状和存在的问题,尤其在指出传统逐次逼近寄存器延时锁定环存在谐波锁定、锁定时间没有达到理论值和死锁三个问题的基础上,对各种改进型逐次逼近寄存器延时锁定环的性能进行了对比分析.最后对全数字延时锁定环的未来发展趋势进行了展望.

主 题 词:时钟偏差 全数字延时锁定环 逐次逼近寄存器 锁定时间 

学科分类:08[工学] 081201[081201] 0812[工学-测绘类] 

核心收录:

D O I:10.3969/j.issn.1000-1220.2013.06.033

馆 藏 号:203612030...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分