看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于数字锁相环的晶振频率同步模块设计 收藏
基于数字锁相环的晶振频率同步模块设计

基于数字锁相环的晶振频率同步模块设计

作     者:张嘉梁 王剑 Zhang Jialiang;Wang jian

作者机构:电子科技大学通信与信息工程学院四川成都611731 电子科技大学通信抗干扰国家级重点实验室四川成都611731 

出 版 物:《电子技术应用》 (Application of Electronic Technique)

年 卷 期:2011年第37卷第10期

页      码:60-62,66页

摘      要:为满足现代通信技术、雷达技术、电子测量以及光电应用领域对高稳定度高准确度时钟的要求,设计了一种基于数字锁相环的晶振同步系统。系统以基于FPGA数字延迟线的高分辨率鉴频鉴相器以及在MicroBlaze核中实现的卡尔曼数字环路滤波器为核心,通过16 bit DAC微调本地晶振振荡频率,使其同步于GPS秒脉冲,从而获得了高准确度高、稳定度的本地时钟。

主 题 词:GPS FPGA 频率校准 延迟线 卡尔曼滤波器 

学科分类:080802[080802] 0808[工学-自动化类] 08[工学] 

D O I:10.16157/j.issn.0258-7998.2011.10.014

馆 藏 号:203617419...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分