看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于FPGA的CPU多MII通信接口实现 收藏
基于FPGA的CPU多MII通信接口实现

基于FPGA的CPU多MII通信接口实现

作     者:郁专 王兵 武杰 YU Zhuan;WANG Bing;WU Jie

作者机构:中国科学技术大学近代物理系安徽合肥230026 

基  金:国家自然科学基金资助项目(10505020) 

出 版 物:《核电子学与探测技术》 (Nuclear Electronics & Detection Technology)

年 卷 期:2010年第30卷第2期

页      码:243-246页

摘      要:为实现嵌入式CPU和两路数据采集系统之间的长距离高速通信,利用FPGA将嵌入式CPU的MII(介质无关接口)扩展成两个40Mbps的非标准数据率MII,FPGA通过这两个MII和长距离以太网收发器通信,接收和汇聚来自220米以外的数据采集系统的数据,数据采集系统的最高数据率为24Mbps,这些数据最后通过嵌入式CPU的MII发送给CPU。全部逻辑设计在Xilinx的XC3S100E上实现,通过基于S3C4510B的测试平台测试验证其正确性,在实际使用中效果良好。

主 题 词:FPGA 嵌入式CPU MII 长距离以太网 

学科分类:0808[工学-自动化类] 0809[工学-计算机类] 08[工学] 0810[工学-土木类] 080401[080401] 0804[工学-材料学] 080402[080402] 0827[工学-食品科学与工程类] 0703[理学-化学类] 0835[0835] 081002[081002] 1009[医学-法医学类] 0702[理学-物理学类] 

核心收录:

D O I:10.3969/j.issn.0258-0934.2010.02.021

馆 藏 号:203625898...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分