看过本文的还看了

相关文献

该作者的其他文献

文献详情 >Turbo译码器滑动窗的改进及其FPGA设计 收藏
Turbo译码器滑动窗的改进及其FPGA设计

Turbo译码器滑动窗的改进及其FPGA设计

作     者:詹书荣 黄春晖 ZHAN Shu-rong;HUANG Chun-hui

作者机构:福州大学物信学院福州350002 

基  金:福建省自然科学基金资助项目(Z0512003) 

出 版 物:《电力学报》 (Journal of Electric Power)

年 卷 期:2008年第23卷第5期

页      码:394-397页

摘      要:针对Turbo译码算法的硬件实现进行了研究,在综合分析目前Turbo译码器硬件实现优缺点的基础上,提出了一种基于FPGA的滑动窗硬件实现算法新结构,对存储、时延、硬件消耗等细节做了一系列优化,并在Xilinx的XC3S1500 FPGA上实现。仿真结果表明,该算法结构在降低时延、保证码性能的基础上减少了硬件消耗。

主 题 词:Turbo码 滑动窗 MAX-LOG-MAP 译码算法 

学科分类:11[军事学] 0810[工学-土木类] 1105[1105] 08[工学] 081002[081002] 110503[110503] 

D O I:10.3969/j.issn.1005-6548.2008.05.012

馆 藏 号:203632733...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分