看过本文的还看了

相关文献

该作者的其他文献

文献详情 >32位RISC微处理器“龙腾R2”浮点流水线的设计和实现 收藏
32位RISC微处理器“龙腾R2”浮点流水线的设计和实现

32位RISC微处理器“龙腾R2”浮点流水线的设计和实现

作     者:李大鹏 张盛兵 罗旻 LI Da-peng;ZHANG Sheng-bing;LUO Min

作者机构:西北工业大学航空微电子中心陕西西安710072 

基  金:国防"十五"预研基金项目(41308010108) 

出 版 物:《微电子学与计算机》 (Microelectronics & Computer)

年 卷 期:2006年第23卷第1期

页      码:188-191页

摘      要:文章介绍了32位RISC微处理器“龙腾R2”浮点处理单元的体系结构和设计,重点讨论了乱序执行、乱序结束的高性能浮点流水线设计。为了实现流水线中的精确中断响应,本文采用了一种基于操作数指数和操作类型的浮点异常预测的方法,根据预测结果决定流水线的发射策略。基于0.18ΜM标准单元综合的结果表明:采用该方法实现的浮点处理流水线,与顺序控制和基于TOMASULO算法实现的浮点处理单元相比,整个FPU在付出较少硬件面积的情况下得到了理想的效果,满足功能和时序要求。

主 题 词:浮点单元 异常预测 乱序执行 RISC 

学科分类:081203[081203] 08[工学] 0835[0835] 0812[工学-测绘类] 

D O I:10.3969/j.issn.1000-7180.2006.01.053

馆 藏 号:203634646...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分