看过本文的还看了

相关文献

该作者的其他文献

文献详情 >RS码多路并行译码器的容错设计 收藏
RS码多路并行译码器的容错设计

RS码多路并行译码器的容错设计

作     者:龚茂康 谢仲华 蒋璇 

作者机构:扬州大学电子工程系南京航空航天大学电子工程系 

出 版 物:《南京航空航天大学学报》 (Journal of Nanjing University of Aeronautics & Astronautics)

年 卷 期:1995年第27卷第5期

页      码:662-667页

摘      要:本文根据RS码的最小重量译码原理,首先提出了一种以最佳配置的移位伴随式实现纠错的并行译码新算法。基于该算法多路并行处理的特点,本文介绍了对实现该算法的核心电路──移位伴随式产生电路进行容错设计的方法,以最少的硬件冗余获得97%的平均冗余替代率,以此方法研制的译码器,体现了纠错码的信息冗余技术与译码器的硬件容错技术的结合,能有效地提高信息传输的可靠性。

主 题 词:译码器 容错技术 可靠性 冗余 

学科分类:0810[工学-土木类] 08[工学] 081001[081001] 

核心收录:

馆 藏 号:203639651...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分