看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于互连的一种FPGA最优功耗延时积设计 收藏
基于互连的一种FPGA最优功耗延时积设计

基于互连的一种FPGA最优功耗延时积设计

作     者:马群刚 杨银堂 李跃进 

作者机构:西安电子科技大学微电子研究所陕西西安710071 

基  金:国家部委预研基金资助项目(41308010205) 教育部跨世纪优秀人才培养基金资助项目 

出 版 物:《西安电子科技大学学报》 (Journal of Xidian University)

年 卷 期:2004年第31卷第1期

页      码:32-35页

摘      要:为了有效地解决困扰现场可编程门阵列发展的功耗延时积问题,采用集成电路互连的分段式结构和低压摆电路,提出了一种基于互连的最优功耗延时积现场可编程门阵列设计方法.对于产生传输线效应的现场可编程门阵列互连,通过优化互连的段数,在互连最外面的输入端和输出端分别连接低压摆电路的驱动部分和接收部分,在内部的每段互连之间插入最优尺寸的缓冲部分.理论与模拟表明,用这种方法设计的现场可编程门阵列能使功耗延时积减小近一个数量级,同时较好地保持现场可编程门阵列的面积性能.

主 题 词:现场可编程门阵列互连 RLC模型 分段式结构 低压摆电路 功耗延时积 深亚微米集成电路 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 

核心收录:

D O I:10.3969/j.issn.1001-2400.2004.01.009

馆 藏 号:203650123...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分