看过本文的还看了

相关文献

该作者的其他文献

文献详情 >实时可重配置FFT处理器的ASIC设计 收藏
实时可重配置FFT处理器的ASIC设计

实时可重配置FFT处理器的ASIC设计

作     者:万红星 陈禾 韩月秋 WAN Hong-xing;CHEN He;HAN Yue-qiu

作者机构:北京理工大学信息科学技术学院电子工程系北京100081 

基  金:国家部委预研项目(200330141003) 

出 版 物:《北京理工大学学报》 (Transactions of Beijing Institute of Technology)

年 卷 期:2006年第26卷第4期

页      码:342-344,348页

摘      要:设计一种能够完成4,16,64,256或1 024点复数快速傅里叶变换(FFT)处理器芯片.16,64点运算采用基-4级联流水线结构,256,1 024点采用二维运算结构,数据采用块浮点表示.使用Synopsys公司的综合及布局布线工具在SMIC CMOS 0.18μm工艺上进行ASIC实现.该处理器芯片在100 MHz时钟频率连续工作时,处理一组1 024点FFT序列需要24.8μs,每隔10.24μs输出一组1 024点运算结果.该处理器芯片已应用于某宽带数字接收机中.

主 题 词:快速傅里叶变换 流水线结构 可重配置 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 

核心收录:

D O I:10.3969/j.issn.1001-0645.2006.04.017

馆 藏 号:203655310...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分