看过本文的还看了

相关文献

该作者的其他文献

文献详情 >LS RISC微处理器仿真研究 收藏
LS RISC微处理器仿真研究

LS RISC微处理器仿真研究

作     者:师小丽 张发存 SHI Xiao-li;ZHANG Fa-cun

作者机构:西安理工大学计算机科学与工程学院西安710048 

出 版 物:《计算机应用》 (journal of Computer Applications)

年 卷 期:2008年第28卷第10期

页      码:2690-2692,2695页

摘      要:微处理器体系结构仿真已成为微处理器设计空间探索(DSE)和系统设计方案优化的主要手段。通过对LS RISC微处理器体系结构建模研究,分析国内外先进的仿真技术,设计并实现了LS RISC的解释型指令集仿真器LR-sim。LR-sim主要由解码器、流水线系统、指令调度机、时钟驱动模块、资源管理器和层次存储系统组成,在进行细粒度时钟级建模的同时兼顾了仿真效率。经过大量数据测试,此仿真器有利于优化硬件布局布线,缩短硬件设计周期,具有较强的可移植性、可操作性和可扩展性。

主 题 词:体系结构 设计空间探索 指令集 仿真器 

学科分类:08[工学] 080203[080203] 0802[工学-机械学] 081201[081201] 0812[工学-测绘类] 

核心收录:

馆 藏 号:203656009...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分