看过本文的还看了

相关文献

该作者的其他文献

文献详情 >多路信号采集器的硬件电路设计 收藏
多路信号采集器的硬件电路设计

多路信号采集器的硬件电路设计

作     者:李正岱 刘文怡 LI ZHENGDAI;LIU WENYI

作者机构:电子测试技术国家重点实验室太原030051 

基  金:国家自然科学基金(60575025)资助 

出 版 物:《微计算机信息》 (Control & Automation)

年 卷 期:2008年第24卷第2期

页      码:220-222页

摘      要:本文详细介绍多路信号采集系统的实现方案、组成结构及其特性。整个采集系统完成对13路模数混合信号的采样,采样精度为12位,每路信号采样频率不低于12.5kHZ。系统包括模拟开关、测量放大器、AD转换器、CPLD中心逻辑控制器、掉电数据保存单元,系统实现了通过CPLD编程完成与计算机串口间异步串行通信功能。

主 题 词:数据采集 异步串行通信 CPLD 

学科分类:0810[工学-土木类] 08[工学] 080401[080401] 0804[工学-材料学] 080402[080402] 0835[0835] 081002[081002] 

D O I:10.3969/j.issn.1008-0570.2008.02.090

馆 藏 号:203669543...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分