看过本文的还看了

相关文献

该作者的其他文献

文献详情 >寄存器队列装置及其设计方法 收藏
寄存器队列装置及其设计方法

寄存器队列装置及其设计方法

作     者:王俊宇 夏宏 吴克河 Wang Junyu Xia Hong (Computer Department,University of Science and Technology,Beijing 100083) Wu Kehe (North China Electronic Power University,Beijing 102206)

作者机构:北京科技大学计算机系北京100083 华北电力大学计算机系北京102206 

基  金:国家863项目-高性能CPU芯片的研究与开发主题的资助 

出 版 物:《计算机工程与应用》 (Computer Engineering and Applications)

年 卷 期:2001年第37卷第13期

页      码:7-9页

摘      要:介绍了寄存器堆队列装置(FIFO)的作用和设计原理。传统寄存器队列的设计多采用串行输入一串行输出,或者并行输入-并行输出的方式,该文介绍了两种并行输入-并行输出而且可以“边进边出”的寄存器队列装置,该装置可用于总线接口和先行控制处理机的设计中。

主 题 词:微处理器 寄存器堆 寄存器队列装置 数据缓冲 

学科分类:08[工学] 081201[081201] 0812[工学-测绘类] 

核心收录:

D O I:10.3321/j.issn:1002-8331.2001.13.003

馆 藏 号:203679689...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分