看过本文的还看了

相关文献

该作者的其他文献

文献详情 >ATM信元信头并行CRC生成与校验的FPGA设计 收藏
ATM信元信头并行CRC生成与校验的FPGA设计

ATM信元信头并行CRC生成与校验的FPGA设计

作     者:张国华 王菊花 周诠 

作者机构:西安空间无线电技术研究所西安710000 

出 版 物:《空间电子技术》 (Space Electronic Technology)

年 卷 期:2005年第2卷第1期

页      码:56-60页

摘      要:ATM信元交换系统一般采用CRC循环冗余校验编码来保护信元的信头。文章介绍了并行CRC生成的基本方法;研究了并行CRC纠正单比特错误的实现原理;设计了ATM信元信头并行CRC生成与校验的FPGA模块;特定芯片的实现结果表明,CRC生成模块与校验模块的数据吞吐量分别超过1 .6Gbit/s和80 0Mbit/s。

主 题 词:ATM信元 CRC FPGA设计 FPC 数据吞吐量 并行 循环冗余校验 实现原理 模块 芯片 

学科分类:080902[080902] 0809[工学-计算机类] 08[工学] 081105[081105] 0811[工学-水利类] 

馆 藏 号:203679854...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分