看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于FPGA与千兆以太网的测试系统设计 收藏
基于FPGA与千兆以太网的测试系统设计

基于FPGA与千兆以太网的测试系统设计

作     者:成雅丽 李锦明 成乃朋 CHENG Yali;LI Jinming;CHENG Naipeng

作者机构:中北大学仪器与电子学院 

出 版 物:《实验室研究与探索》 (Research and Exploration In Laboratory)

年 卷 期:2019年第38卷第6期

页      码:115-119,124页

摘      要:为实现对前端数据高速有效的采集、分析和处理,提出了一种基于FPGA与千兆以太网的测试系统的设计。系统采用串口以及A/D芯片完成对前端数据的采集,以FPGA为逻辑控制核心对采集到的数据进行编帧处理,通过GMII总线将处理好的数据发送至以太网模块中的Gigabit PHY芯片,Gigabit PHY芯片通过网线进一步和PC进行数据交换。系统采用UDP完成与上位机的通信,并且使用上位机对接收的数据进行处理和显示。测试结果表明,系统数据传输速度能够达到900 Mb/s以上,接收到的数据未出现丢帧现象,可靠性高,具有良好的稳定性。

主 题 词:测试系统 现场可编程门阵列 千兆以太网 用户数据报协议 上位机 高速数据 

学科分类:08[工学] 081201[081201] 0812[工学-测绘类] 

D O I:10.3969/j.issn.1006-7167.2019.06.029

馆 藏 号:203688873...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分