看过本文的还看了

相关文献

该作者的其他文献

文献详情 >0.18-μm CMOS千兆以太网并串转换芯片设计 收藏
0.18-μm CMOS千兆以太网并串转换芯片设计

0.18-μm CMOS千兆以太网并串转换芯片设计

作     者:郁炜嘉 朱恩 程树东 孙玲 费瑞霞 沈桢 孟凡生 吴春红 王雪艳 王志功 

作者机构:东南大学射频与光电集成电路研究所南京210096 

基  金:国家高技术研究发展计划 (863计划 )资助项目(2 0 0 1AA12 10 74) 

出 版 物:《东南大学学报(自然科学版)》 (Journal of Southeast University:Natural Science Edition)

年 卷 期:2004年第34卷第3期

页      码:293-296页

摘      要:提出了一种新的树型结构 1 0∶1并串转换电路 ,可应用于千兆以太网 ,其工作速度达到 1 2 5Gbit/s.树型结构的使用可以使大部分电路工作在较低的速率上 ,从而简化了设计 ,也减小了功耗 .低速 5∶1并串转换单元采用改进的并行结构 ,利用一系列D触发器调整进入数据选择器的时钟和数据间的相位关系 ,使其相对于普通并行结构有更大的相位裕量 ,可以更可靠地工作 .芯片应用TSMC 0 1 8 μmCMOS工艺实现 ,芯片面积为 0 7mm× 0 5mm ,核心电路功耗为 3 6mW ,小于同类电路 .

主 题 词:千兆以太网 并串转换 CMOS 

学科分类:0810[工学-土木类] 080801[080801] 0808[工学-自动化类] 08[工学] 0805[工学-能源动力学] 0812[工学-测绘类] 

核心收录:

D O I:10.3321/j.issn:1001-0505.2004.03.002

馆 藏 号:203694274...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分