看过本文的还看了

相关文献

该作者的其他文献

文献详情 >高性能网络安全处理器的设计 收藏
高性能网络安全处理器的设计

高性能网络安全处理器的设计

作     者:王海欣 白国强 陈弘毅 

作者机构:清华大学微电子学研究所北京100084 

基  金:国家自然科学基金资助项目(60576027 60544008) 国家"八六三"高技术项目(2006AA01Z415) 

出 版 物:《清华大学学报(自然科学版)》 (Journal of Tsinghua University(Science and Technology))

年 卷 期:2010年第50卷第1期

页      码:13-17页

摘      要:提出一种支持IPSec、SSL/TLS网络安全协议的高性能网络安全处理器的系统结构设计。该设计采用了系统级的流水线及双路单向总线设计,提高了数据传输通路的数据传输速率并且缓解了总线仲裁及数据拥塞。经过特定面积/性能优化过的密码算法引擎阵列提供了多任务并行计算能力。可编程描述符指令结构的设计,不仅合理利用了并行计算资源,而且增强了系统面向网络安全协议应用的灵活性。采用SMIC 0.13μm标准逻辑单元库综合后,实验表明:系统频率为200 MHz时,此设计对IPSec ESP隧道模式支持1.651 Gb/s的数据吞吐率,且可以实现103次/s的SSL握手协议。

主 题 词:网络安全处理器 密码学 VLSI实现 IP安全协议(IPSec) 安全链路层协议(SSL) 

学科分类:11[军事学] 1105[1105] 0839[0839] 08[工学] 110505[110505] 110503[110503] 

核心收录:

D O I:10.16511/j.cnki.qhdxxb.2010.01.034

馆 藏 号:203695582...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分