看过本文的还看了

相关文献

该作者的其他文献

文献详情 >数字频率合成器的设计与实现 收藏
数字频率合成器的设计与实现

数字频率合成器的设计与实现

作     者:李萍 王裕如 潘亮 LI Ping;WANG Yu-ru;PAN Liang

作者机构:大连工业大学信息科学与工程学院辽宁大连116034 

出 版 物:《科技信息》 (Science & Technology Information)

年 卷 期:2009年第35期

页      码:27-28页

摘      要:本设计利用FPGA芯片实现直接频率合成器(简称DDS)系统电路的核心部分,采用VHDL硬件描述语言完成对DDS核心电路中各个模块的设计,并设计了与DDS系统相对应的外围硬件电路。这样设计的合成器能够利用8MHz的参考时钟信号合成出频率在0~500KHz的正弦波和余弦波。由于FPGA芯片具有现场可编程的特性,所设计的DDS能够根据不同的要求进行灵活改进,同时具有高集成度、运算速度快、低功耗的特点。

主 题 词:直接数字频率合成(DDS) FPGA VHDL 

学科分类:080902[080902] 0809[工学-计算机类] 08[工学] 081201[081201] 0812[工学-测绘类] 

D O I:10.3969/j.issn.1001-9960.2009.35.342

馆 藏 号:203702708...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分