看过本文的还看了

相关文献

该作者的其他文献

文献详情 >10GHz低相噪扩频时钟发生器的设计与实现 收藏
10GHz低相噪扩频时钟发生器的设计与实现

10GHz低相噪扩频时钟发生器的设计与实现

作     者:曾云 邱玉松 张锋 夏宇 ZENG Yun;QIU Yu-song;ZHANG Feng;XIA Yu

作者机构:湖南大学物理与微电子科学学院湖南长沙410082 

基  金:国家自然科学基金资助项目(61350007) 国家高技术研究发展计划(863计划)项目(2011AA010403)~~ 

出 版 物:《湖南大学学报(自然科学版)》 (Journal of Hunan University:Natural Sciences)

年 卷 期:2016年第43卷第2期

页      码:109-114页

摘      要:基于55nm CMOS工艺设计并制造了一款小数分频锁相环低相噪10GHz扩频时钟发生器(SSCG).该SSCG采用带有开关电容阵列的压控振荡器实现宽频和低增益,利用3阶MASHΔΣ调制技术对电路噪声整形降低带内噪声,使用三角波调制改变分频系数使扩频时钟达到5 000×10^(-6).测试结果表明:时钟发生器的中心工作频率为10GHz,扩频模式下峰值降落达到16.46dB;在1 MHz频偏处的相位噪声为-106.93dBc/Hz.芯片面积为0.7mm×0.7mm,采用1.2V的电源供电,核心电路功耗为17.4mW.

主 题 词:扩频时钟发生器 锁相环 ΔΣ调制器 相位噪声 

学科分类:080903[080903] 0809[工学-计算机类] 080902[080902] 08[工学] 

核心收录:

D O I:10.16339/j.cnki.hdxbzkb.2016.02.016

馆 藏 号:203705541...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分