看过本文的还看了

相关文献

该作者的其他文献

文献详情 >一种基于FPGA的高速数据缓存的设计 收藏
一种基于FPGA的高速数据缓存的设计

一种基于FPGA的高速数据缓存的设计

作     者:夏金军 庄奕琪 包军林 胡为 XIA Jin-jun;ZHANG Yi-qi;BAO Jun-lin;HU Wei

作者机构:西安电子科技大学宽禁带半导体材料与器件教育部重点实验室西安710071 

出 版 物:《微计算机信息》 (Control & Automation)

年 卷 期:2008年第24卷第32期

页      码:226-228页

摘      要:本文设计了一种以FPGA为数据缓冲和逻辑控制单元的高速数据采集系统,提出了数据缓冲模块的两种不同实现方法,用以实现数据采集模块与数据处理模块之间的高速连接。通过软件仿真,详细分析了这两种方法的特性及其各自的适用场合。

主 题 词:高速数据采集 现场可编程门阵列 先进先出 

学科分类:0810[工学-土木类] 08[工学] 080401[080401] 0804[工学-材料学] 080402[080402] 0835[0835] 081002[081002] 

D O I:10.3969/j.issn.1008-0570.2008.32.094

馆 藏 号:203711433...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分