看过本文的还看了

相关文献

该作者的其他文献

文献详情 >PCIe总线物理层弹性缓冲设计与实现 收藏
PCIe总线物理层弹性缓冲设计与实现

PCIe总线物理层弹性缓冲设计与实现

作     者:廖寅龙 田泽 赵强 马超 LIAO Yin-long;TIAN Ze;ZHAO Qiang;MA Chao

作者机构:西安航空计算技术研究所集成电路与微系统设计航空科技重点实验室陕西西安710068 

基  金:中国航空工业集团公司创新基金(2010BD63111) 

出 版 物:《计算机技术与发展》 (Computer Technology and Development)

年 卷 期:2016年第26卷第6期

页      码:168-170页

摘      要:PCIe是在PCI总线的基础上提出的新一代总线和接口标准,它原来的名称为"3GIO",是由英特尔在2001年提出的。PCIe属于高速串行点对点双通道高带宽传输,所连接的设备分配独享通道带宽,不共享总线带宽,主要支持主动电源管理、错误报告、端对端的可靠性传输、热插拔以及服务质量(QOS)等功能。PCIe作为高速串行数据总线以其众多的优点在计算机、通讯、航空航天等领域得到了广泛应用。为了实现稳定可靠的数据通讯,必须解决总线恢复时钟域数据和本地时钟域数据的同步问题,弹性缓冲区是实现PCIe总线接口数据同步机制的有效方法。文中根据PCIe协议要求,分析PCIe总线通信中时钟偏差的多种场景,设计了一款采用20位数据总线,读写时钟频率可达250 MHz的弹性缓冲,有效解决了PCIe总线通信中总线恢复时钟域与本地时钟域的数据同步问题。

主 题 词:PCIe 弹性缓冲 同步FIFO 半满 

学科分类:081203[081203] 08[工学] 0835[0835] 0812[工学-测绘类] 

D O I:10.3969/j.issn.1673-629X.2016.06.037

馆 藏 号:203720981...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分