看过本文的还看了

相关文献

该作者的其他文献

文献详情 >用于高速高分辨率ADC的CMOS全差分运算放大器的设计 收藏
用于高速高分辨率ADC的CMOS全差分运算放大器的设计

用于高速高分辨率ADC的CMOS全差分运算放大器的设计

作     者:吴宁 吴建辉 张萌 戴忱 WU Ning;WU Jian-hui;ZHANG Meng;DAI Chen

作者机构:东南大学国家专用集成电路工程技术研究中心南京210096 

出 版 物:《电子器件》 (Chinese Journal of Electron Devices)

年 卷 期:2005年第28卷第1期

页      码:150-153页

摘      要:高性能全差分折叠式共源共栅型跨导运算放大器采用 12 位精度,60 MHz采样速率的模数转换器芯片,采用0.35μm CMOS工艺,工作在3.3 V电源电压下。电路模拟结果表明,基于其独特的增益倍增结构,该运算放大器直流增益达到94.4 dB,驱动2 pF负载时,相位裕度为62°,单位增益带宽达到260 MHz,电路功耗为27 mW。

主 题 词:CMOS 折叠式共源共栅型运算放大器 模数转换器 

学科分类:080903[080903] 080902[080902] 0809[工学-计算机类] 08[工学] 

核心收录:

D O I:10.3969/j.issn.1005-9490.2005.01.038

馆 藏 号:203725100...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分