看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于演化硬件的容错系统设计技术研究 收藏
基于演化硬件的容错系统设计技术研究

基于演化硬件的容错系统设计技术研究

作     者:高桂军 王友仁 姚睿 崔江 GAO Gui-jun;WANG You-ren;YAO Rui;CUI Jiang

作者机构:南京航空航天大学自动化学院江苏南京210016 

基  金:国家自然科学基金(60374008 90505013) 航空科学基金(2006ZD52044 04I52068) 

出 版 物:《信息与控制》 (Information and Control)

年 卷 期:2008年第37卷第3期

页      码:370-376页

摘      要:提出了一种基于演化硬件的N模异构冗余容错系统设计方法.首先,改进厂一种多目标进化算法,利用改进的优化算法来设计多模冗余系统目标数字电路;然后,提出了多模数字电路设计的异构评价策略,以用于N模异构电路的优化设计;最后,将设计的异构数字电路用于组成N模冗余容错系统,以提高容错系统的可靠性.对单目标与多目标设计电路、同构与异构冗余电路的容错性能进行了理论分析和对比,给出了异构电路评价方法和选择策略.以8线—3线编码器作为设计实例,实验结果证明了基于多目标进化设计的异构电路所组成的容错系统具有更好的容错能力.

主 题 词:演化硬件 在线进化 多目标优化算法 异构冗余容错 树形拓扑结构 

学科分类:08[工学] 081201[081201] 081202[081202] 0812[工学-测绘类] 

核心收录:

D O I:10.3969/j.issn.1002-0411.2008.03.020

馆 藏 号:203727166...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分