看过本文的还看了

相关文献

该作者的其他文献

文献详情 >宽带低相噪频率综合器设计与实现 收藏
宽带低相噪频率综合器设计与实现

宽带低相噪频率综合器设计与实现

作     者:李昂 于萌 朱康生 LI Ang;YU Meng;ZHU Kangsheng

作者机构:西安电子工程研究所专业3部陕西西安710100 

出 版 物:《电子科技》 (Electronic Science and Technology)

年 卷 期:2015年第28卷第7期

页      码:54-55,59页

摘      要:为满足某雷达信号设计要求,文中基于国产小数锁相环芯片GM4704产生7.12-9.12 GHz的信号,采用传统的PLL方式产生,低相位噪声、低杂散的频率综合器。同时,给出了设计过程并对相关的设计参数进行分析,应用相关的PLL仿真软件对环路滤波器进行仿真设计,通过实际电路测试,相位噪声达到-97 d Bc/Hz@1 k Hz与理论计算较接近,杂散达到-70 d B。

主 题 词:频率合成器 宽带 低相噪 PLL GM4704 

学科分类:080902[080902] 0809[工学-计算机类] 08[工学] 

D O I:10.16180/j.cnki.issn1007-7820.2015.07.017

馆 藏 号:203740435...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分