看过本文的还看了

相关文献

该作者的其他文献

文献详情 >嵌入式RSA加解密处理器 收藏
嵌入式RSA加解密处理器

嵌入式RSA加解密处理器

作     者:杨骞 吴行军 周润德 鲁瑞兵 

作者机构:清华大学微电子学研究所北京100084 

基  金:国家自然科学基金资助项目 (5 9995 5 5 0 -0 1) 清华大学"九八五"项目 

出 版 物:《清华大学学报(自然科学版)》 (Journal of Tsinghua University(Science and Technology))

年 卷 期:2001年第41卷第7期

页      码:110-113页

摘      要:RSA加密是一个运算密集的过程 ,为了 CPU能实时进行处理 ,设计了一种嵌入式 RSA处理器 ,它可以在外部微处理器的控制下完成 RSA加解密运算。设计中采用了适合硬件实现的 CIOS方法 ,在保持硬件规模较小的同时加速模乘运算速度。在设计中还采用了窗口法减少模幂运算过程中所需进行的模乘运算次数 ,大大提高了处理速度。在电路的控制逻辑中 ,采取了流水线操作 ,进一步提高了处理速度。在 2 0 MHz的时钟频率下 ,该处理器完成 10 2 4bit的模幂运算最多只需 16 0 ms。电路规模约为 2 6 0 0 0等效逻辑门 。

主 题 词:公钥密钥算法 RSA算法 模乘运算 CIOS方法 窗口法 嵌入式 加密解处理器 

学科分类:0810[工学-土木类] 07[理学] 070104[070104] 0805[工学-能源动力学] 0701[理学-数学类] 0812[工学-测绘类] 

核心收录:

D O I:10.3321/j.issn:1000-0054.2001.07.031

馆 藏 号:203741676...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分