看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于FPGA的NoC验证平台的构建 收藏
基于FPGA的NoC验证平台的构建

基于FPGA的NoC验证平台的构建

作     者:韩高飞 杜慧敏 蒋林 韩俊刚 HAN Gao-fei;DU Hui-min;JIANG Lin;HAN Jun-gang

作者机构:西安邮电学院计算机系陕西西安710061 西安电子科技大学微电子学院陕西西安710071 

基  金:国家863计划项目(2007AA01Z111) 国家自然科学基金资助项目(60976020) 

出 版 物:《电子设计工程》 (Electronic Design Engineering)

年 卷 期:2010年第18卷第3期

页      码:90-93页

摘      要:针对基于软件仿真片上网络NoC(Network on Chip)效率低的问题,提出基于FPGA的NoC验证平台构建方案。该平台集成可重用的流量产生器TG(Traffic Generation),流量接收器TR(Traffic Receiver)以及NoC软件,用于对NoC原型系统进行功能验证和性能评估。实际设计一个多核NoC,并用该平台对其进行FPGA验证,结果表明该平台的验证速度比软件仿真提高16 000倍以上,并能对多种不同结构、路由算法、流控策略的NoC进行功能验证和性能评估。

主 题 词:片上网络(NoC) 可重用 FPGA 验证平台 

学科分类:12[管理学] 1201[管理学-管理科学与工程类] 08[工学] 081201[081201] 0812[工学-测绘类] 

D O I:10.3969/j.issn.1674-6236.2010.03.032

馆 藏 号:203748862...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分