看过本文的还看了

相关文献

该作者的其他文献

文献详情 >12bit 10MS/s流水线结构模数转换器 收藏
12bit 10MS/s流水线结构模数转换器

12bit 10MS/s流水线结构模数转换器

作     者:杨战鹏 叶星宁 Yang Zhanpeng;Ye Xingning

作者机构:电子科技大学微电子与固体电子学院成都610054 

出 版 物:《半导体技术》 (Semiconductor Technology)

年 卷 期:2011年第36卷第1期

页      码:59-62页

摘      要:介绍了12 bit,10 MS/s流水线结构的模数转换器IP核设计。为了实现低功耗,在采样电容和运放逐级缩减的基础上,电路设计中还采用了没有传统前端采样保持放大器的第一级流水线结构,并且采用了运放共享技术。瞬态噪声的仿真结果表明,在10 MHz采样率和295 kHz输入信号频率下,由该方法设计的ADC可以达到92.56 dB的无杂散动态范围,72.97 dB的信号噪声失调比,相当于11.83个有效位数,并且在5 V供电电压下的功耗仅为44.5 mW。

主 题 词:流水线模数转换器 运放共享 去除前端采样保持 采样率 片上系统 

学科分类:080902[080902] 0809[工学-计算机类] 08[工学] 

D O I:10.3969/j.issn.1003-353x.2011.01.015

馆 藏 号:203749195...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分