看过本文的还看了

相关文献

该作者的其他文献

文献详情 >L-DACS1系统定时同步的FPGA设计与实现 收藏
L-DACS1系统定时同步的FPGA设计与实现

L-DACS1系统定时同步的FPGA设计与实现

作     者:刘海涛 丁杰 LIU Hai-tao;DING Jie

作者机构:中国民航大学天津市智能信号与图像处理重点实验室天津300300 

基  金:国家自然科学基金资助课题(U1233117 61271404) 

出 版 物:《信息技术》 (Information Technology)

年 卷 期:2014年第38卷第1期

页      码:11-14页

摘      要:针对航空信道的复杂性和对信号干扰较大的问题,利用L-DACS1反向链路随机接入帧结构的特点,研究了粗定时同步与精定时同步的算法,并基于现场可编程门阵列(FPGA)在Apex-CPCI-5610通信开发板上实现了这种算法,应用于实际的项目上。测试结果表明,该方法能够精确得到定时同步的位置且系统工作稳定,能够满足L-DACS1系统的设计要求。

主 题 词:L-DACS1 正交频分复用 定时同步 现场可编程门阵列 

学科分类:0810[工学-土木类] 08[工学] 081001[081001] 

D O I:10.13274/j.cnki.hdzj.2014.01.006

馆 藏 号:203750633...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分