看过本文的还看了

相关文献

该作者的其他文献

文献详情 >模拟集成电路的边界扫描可测性设计方案 收藏
模拟集成电路的边界扫描可测性设计方案

模拟集成电路的边界扫描可测性设计方案

作     者:薛冰 冯长江 王聪丽 张泽建 XUE Bing;FENG Chang-jiang;WANG Cong-li;ZHANG Ze-jian

作者机构:武警石家庄士官学校 军械工程学院电工电子实验中心 中国人民解放军71834部队 

基  金:国家自然科学基金(51207167) 

出 版 物:《电光与控制》 (Electronics Optics & Control)

年 卷 期:2014年第21卷第5期

页      码:92-96页

摘      要:提出了一种基于边界扫描技术的模拟集成电路内建自测试方案。该方案依照IEEE 1149.4边界扫描测试标准,在添加极少电路元件的基础上,增加了电路性能测试单元(FTM),能够充分利用电路系统中已有数模混合资源,通过控制器内部向被测电路施加激励,完成模拟集成电路的功能性测试。采用Cyclone II系列芯片EP2C35F672C8实现测试系统设计,并以模拟集成滤波芯片MAX292为被测核心电路展开实验,其频率特性的测试结果表明了该测试方案的正确性和系统测试的有效性。

主 题 词:模拟集成电路 可测性设计 功能测试 IEEE 11494 FPGA 

学科分类:08[工学] 082503[082503] 0825[工学-环境科学与工程类] 

D O I:10.3969/j.issn.1671-637x.2014.05.019

馆 藏 号:203750764...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分