看过本文的还看了

相关文献

该作者的其他文献

文献详情 >支持消费类应用时钟频率的LVDS收发器 收藏
支持消费类应用时钟频率的LVDS收发器

支持消费类应用时钟频率的LVDS收发器

出 版 物:《电子设计技术 EDN CHINA》 (EDN CHINA)

年 卷 期:2005年第12卷第9期

页      码:128-128页

摘      要:日前,德州仪器(TI)推出一款14位低电压差分信号(LVDS)串行器/解串器(SERDES),该器件无需外接锁相环(PLL)组件即可支持10MHz~100MHz范围的PLL,非常适用于各种要求双向数据流的消费类应用,如可读、写数据的存储器卡等。SN75LVDT1422全双工SERDES在同一器件中集成了14位串行器及14位解串器(但每项工作均独立进行),该串行器可接受14条TTL输入线路,并可生成两组LVDS高速串行流以及一组LVDS时钟信号;而解串器则可接受三组LVDS输入信号,其中包括两组高速串行流以及一组LVDS时钟信号,并可提供14组TTL数据信号以及一个TTL时钟。LVDT1422可针对差分LVDS输入提供三个端接电阻器,从而最小化成本与板级空间,同时还可实现更佳的总体信号完整性。

主 题 词:LVDS 时钟频率 消费类 应用 锁相环(PLL) 低电压差分信号 收发器 SERDES 时钟信号 

学科分类:080902[080902] 0809[工学-计算机类] 08[工学] 081201[081201] 0812[工学-测绘类] 

馆 藏 号:203762726...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分